Main — различия между версиями
Материал из Модулярная арифметики
Turbo (обсуждение | вклад) |
Turbo (обсуждение | вклад) |
||
(не показано 25 промежуточных версии 3 участников) | |||
Строка 3: | Строка 3: | ||
=== Модулярные сумматоры === | === Модулярные сумматоры === | ||
− | # [http://vscripts.ru/2012/generator-sum-2n-1.php Генератор Verilog для сумматора по модулю 2<sup>n</sup>-1] - реализация на базе двух сумматоров и мультиплексора ( | + | # [http://vscripts.ru/2012/generator-sum-2n-1.php Генератор Verilog для сумматора по модулю 2<sup>n</sup>-1] - реализация на базе двух сумматоров и мультиплексора (Р-2012). |
− | # [http://vscripts.ru/dima/adder.php Генератор Verilog для сумматора по модулю 2<sup>n</sup>-1] - полностью комбинационная реализация без мультиплексора ( | + | # [http://vscripts.ru/dima/adder.php Генератор Verilog для сумматора по модулю 2<sup>n</sup>-1] - полностью комбинационная реализация без мультиплексора (Д-2012). |
# [http://vscripts.ru/dima/all_adders.php?n=31 Генератор Verilog для сумматора по произвольному модулю] - реализация предлагающая оптимальный вариант. | # [http://vscripts.ru/dima/all_adders.php?n=31 Генератор Verilog для сумматора по произвольному модулю] - реализация предлагающая оптимальный вариант. | ||
+ | # [http://vscripts.ru/2014/modular-multi-sum.php Генератор Verilog для многовходового сумматора по произвольному модулю] - несколько различных вариантов сумматора нескольких переменных по модулю. | ||
+ | # [http://vscripts.ru/dima/Gorodecky_adder_web.php Генератор Verilog для многовходового сумматора по произвольному модулю] - реализация на базе метода сложения в позиционных кодах (Г-2015). | ||
=== Модулярные умножители === | === Модулярные умножители === | ||
# [http://vscripts.ru/2012/index-modulo-multiplication.php Генератор Verilog для умножения по модулю (метод 1)] - от 3 до 1000 по индексному методу (умножение заменено на сложение). | # [http://vscripts.ru/2012/index-modulo-multiplication.php Генератор Verilog для умножения по модулю (метод 1)] - от 3 до 1000 по индексному методу (умножение заменено на сложение). | ||
# [http://vscripts.ru/2012/index-modulo-multiplication-sqr.php Генератор Verilog для умножения по модулю (метод 2)] - от 3 до 1000 по методу разности квадратов (X*Y = (1/4)*(X+Y)<sup>2</sup> - (1/4)*(X-Y)<sup>2</sup>) | # [http://vscripts.ru/2012/index-modulo-multiplication-sqr.php Генератор Verilog для умножения по модулю (метод 2)] - от 3 до 1000 по методу разности квадратов (X*Y = (1/4)*(X+Y)<sup>2</sup> - (1/4)*(X-Y)<sup>2</sup>) | ||
+ | # [http://vscripts.ru/2015/index-modulo-multiplication-def.php Генератор Verilog для умножения по модулю (метод 3)] - позиционное умножение с последующим прямым преобразованием | ||
+ | # [http://vscripts.ru/2015/index-modulo-multiplication-table.php Генератор Verilog для умножения по модулю (метод 4)] - модулярный умножитель на базе большой таблицы (case) | ||
+ | # [http://vscripts.ru/2015/index-modulo-multiplication-sum.php Генератор Verilog для умножения по модулю (метод 5)] - на базе частичных сумм | ||
# [http://vscripts.ru/2013/multiplication-mod-2-pow-n-plus-1.php Генератор Verilog для умножителя по модулю 2<sup>n</sup>+1] - для n от 3 до 43. | # [http://vscripts.ru/2013/multiplication-mod-2-pow-n-plus-1.php Генератор Verilog для умножителя по модулю 2<sup>n</sup>+1] - для n от 3 до 43. | ||
# [http://vscripts.ru/2013/multiplication-mod-2-pow-n-minus-1.php Генератор Verilog для умножителя по модулю 2<sup>n</sup>-1] - для n от 3 до 43. | # [http://vscripts.ru/2013/multiplication-mod-2-pow-n-minus-1.php Генератор Verilog для умножителя по модулю 2<sup>n</sup>-1] - для n от 3 до 43. | ||
Строка 21: | Строка 26: | ||
=== Прямые модулярные преобразователи === | === Прямые модулярные преобразователи === | ||
− | # [http://vscripts.ru/2012/forward-converter-2supn-generator.php Модулярный базис (2<sup>n</sup>-1, 2<sup>n</sup>, 2<sup>n</sup>+1)] - прямой преобразователь из позиционной системы счисления в систему остаточных классов ( | + | # [http://vscripts.ru/2012/forward-converter-2supn-generator.php Модулярный базис (2<sup>n</sup>-1, 2<sup>n</sup>, 2<sup>n</sup>+1)] - прямой преобразователь из позиционной системы счисления в систему остаточных классов (Р-2012). |
− | # [http://vscripts.ru/dima/fwd_generator.php Модулярный базис (2<sup>n</sup>-1, 2<sup>n</sup>, 2<sup>n</sup>+1)] - прямой преобразователь из позиционной системы счисления в систему остаточных классов ( | + | # [http://vscripts.ru/dima/fwd_generator.php Модулярный базис (2<sup>n</sup>-1, 2<sup>n</sup>, 2<sup>n</sup>+1)] - прямой преобразователь из позиционной системы счисления в систему остаточных классов (Д-2012). |
# [http://vscripts.ru/2013/forward-converter-4-mod-generator.php Модулярный базис (2<sup>n</sup>-1, 2<sup>n</sup>+1, 2<sup>n+1</sup>-1, 2<sup>n+1</sup>+1)] - прямой преобразователь из позиционной системы счисления в систему остаточных классов. | # [http://vscripts.ru/2013/forward-converter-4-mod-generator.php Модулярный базис (2<sup>n</sup>-1, 2<sup>n</sup>+1, 2<sup>n+1</sup>-1, 2<sup>n+1</sup>+1)] - прямой преобразователь из позиционной системы счисления в систему остаточных классов. | ||
− | # [http://vscripts.ru/ | + | # [http://vscripts.ru/2015/forward-converter-universal.php Универсальный прямой преобразователь] - прямой преобразователь из позиционной системы счисления в СОК для произвольной системы модулей (Две версии: комбинационный и конвейерный). |
=== Обратные модулярные преобразователи === | === Обратные модулярные преобразователи === | ||
Строка 30: | Строка 35: | ||
# [http://vscripts.ru/2013/reverse-converter-4-mod-generator.php Генератор Verilog для обратного преобразователя из 4-х элементного базиса (2<sup>n</sup>-1, 2<sup>n</sup>+1, 2<sup>n+1</sup>-1, 2<sup>n+1</sup>+1)] - обратный преобразователь в позиционную систему. | # [http://vscripts.ru/2013/reverse-converter-4-mod-generator.php Генератор Verilog для обратного преобразователя из 4-х элементного базиса (2<sup>n</sup>-1, 2<sup>n</sup>+1, 2<sup>n+1</sup>-1, 2<sup>n+1</sup>+1)] - обратный преобразователь в позиционную систему. | ||
# [http://vscripts.ru/2013/reverse-converter-crt2-based.php Генератор Verilog обратного преобразователя для произвольных взаимнопростых модулей] - универсальный обратный преобразователь в позиционную систему для произвольного числа модулей (комбинационная и конвейерная версии). | # [http://vscripts.ru/2013/reverse-converter-crt2-based.php Генератор Verilog обратного преобразователя для произвольных взаимнопростых модулей] - универсальный обратный преобразователь в позиционную систему для произвольного числа модулей (комбинационная и конвейерная версии). | ||
− | # [http://vscripts.ru/ | + | # [http://vscripts.ru/2014/reverse-converter-pipeline-mixed-radix.php Генератор Verilog конвеерного обратного преобразователя на базе полиадического кода] - универсальный обратный преобразователь в позиционную систему для произвольного числа модулей. |
− | # [http://vscripts.ru/ | + | # [http://vscripts.ru/2014/reverse-converter-pipeline-mixed-radix-with-error-correction.php Генератор Verilog конвеерного обратного преобразователя на базе полиадического кода с коррекцией ошибок] - универсальный обратный преобразователь в позиционную систему для произвольного числа модулей с коррекцией одиночной ошибки в одном из каналов. Два старших модуля являются избыточными. Используется перспективная схема с уменьшенной площадью. |
# [http://vscripts.ru/2014/straightforward_error_correction_reverse_converter.php Генератор Verilog конвеерного обратного преобразователя на базе полиадического кода с коррекцией ошибок] - универсальный обратный преобразователь в позиционную систему для произвольного числа модулей с коррекцией одиночной ошибки в одном из каналов. Два старших модуля являются избыточными. Используется стандартный метод проекций. | # [http://vscripts.ru/2014/straightforward_error_correction_reverse_converter.php Генератор Verilog конвеерного обратного преобразователя на базе полиадического кода с коррекцией ошибок] - универсальный обратный преобразователь в позиционную систему для произвольного числа модулей с коррекцией одиночной ошибки в одном из каналов. Два старших модуля являются избыточными. Используется стандартный метод проекций. | ||
=== КИХ-фильтры === | === КИХ-фильтры === | ||
Строка 41: | Строка 46: | ||
# [http://vscripts.ru/2013/simple-mac-unit.php Генератор Verilog для MAC-Unit (простейший метод)] - синхронный вариант с дефолтной реализацией. | # [http://vscripts.ru/2013/simple-mac-unit.php Генератор Verilog для MAC-Unit (простейший метод)] - синхронный вариант с дефолтной реализацией. | ||
# [http://vscripts.ru/2013/fast-simple-scalar-multiplication.php Генератор Verilog для быстрого вычисления скалярного произведения с конвейризацией] - синхронный вариант на обычной позиционной арифметике. | # [http://vscripts.ru/2013/fast-simple-scalar-multiplication.php Генератор Verilog для быстрого вычисления скалярного произведения с конвейризацией] - синхронный вариант на обычной позиционной арифметике. | ||
− | # [http://vscripts.ru/ | + | # [http://vscripts.ru/2014/modular_scalar_multiplication.php Генератор Verilog для вычисления скалярного произведения на базе модулярной арифметики] - синхронный вариант на модулярной арифметике. |
=== Другое === | === Другое === | ||
Строка 48: | Строка 53: | ||
# [http://vscripts.ru/2013/modular-multiplication-for-fir-filter.php Генератор умножителя для конвейерной реализации модулярного FIR-фильтра] | # [http://vscripts.ru/2013/modular-multiplication-for-fir-filter.php Генератор умножителя для конвейерной реализации модулярного FIR-фильтра] | ||
# [http://vscripts.ru/dima/fast_fourier_transform_web.php?p=257&len=128 Генератор Verilog для прямых и инверсных Теоретико Числовых БПФ] - используется конвейерная структура Radix2SPDF. | # [http://vscripts.ru/dima/fast_fourier_transform_web.php?p=257&len=128 Генератор Verilog для прямых и инверсных Теоретико Числовых БПФ] - используется конвейерная структура Radix2SPDF. | ||
+ | # [http://vscripts.ru/2014/coder_decoder_galua_generator.php Генератор Verilog для кодера и декодера Галуа] - только отдельные кодер и декодер. | ||
+ | # [https://vscripts.ru/dima/systolic_matrix_mult.php Генератор Verilog для умножения матриц (систолический массив)] | ||
== SAD процессоры (поиск различия между двумя картинками) == | == SAD процессоры (поиск различия между двумя картинками) == | ||
Строка 59: | Строка 66: | ||
# [http://vscripts.ru/2012/sad-modular-basis-calculator.php Генератор базисов для SAD процессоров разной размерности] - базисы специального вида и обычного. | # [http://vscripts.ru/2012/sad-modular-basis-calculator.php Генератор базисов для SAD процессоров разной размерности] - базисы специального вида и обычного. | ||
# [http://vscripts.ru/2013/draw_complex_mod.php Рисовалка области значений комплексного вычета] - вычет комплексного числа по комлексному переменному | # [http://vscripts.ru/2013/draw_complex_mod.php Рисовалка области значений комплексного вычета] - вычет комплексного числа по комлексному переменному | ||
− | # [http://vscripts.ru/ | + | # [http://vscripts.ru/2015/check_basis.php Проверка базиса и расчет его динамического диапазона] |
# [http://vscripts.ru/2013/find-inverse-by-mod.php Нахождение обратного элемента по модулю] | # [http://vscripts.ru/2013/find-inverse-by-mod.php Нахождение обратного элемента по модулю] | ||
# [http://vscripts.ru/2013/radix_converter.php Преобразование позиционной системы счисления для заданного числа] | # [http://vscripts.ru/2013/radix_converter.php Преобразование позиционной системы счисления для заданного числа] | ||
Строка 77: | Строка 84: | ||
* [[Полиадический код|Полиадический код (система счисления со смешанным основанием)]] | * [[Полиадический код|Полиадический код (система счисления со смешанным основанием)]] | ||
* [[Модулярная логарифметика]] | * [[Модулярная логарифметика]] | ||
+ | * [[Рекурсивная модулярная арифметика]] | ||
+ | * [[Бимодульная модулярная арифметика]] | ||
* [[Система из 4 модулей (2^n-1, 2^n+1, 2^(n+1)-1, 2^(n+1)+1)|Теория по системе из 4-х модулей (2<sup>n</sup>-1, 2<sup>n</sup>+1, 2<sup>n+1</sup>-1, 2<sup>n+1</sup>+1)]] | * [[Система из 4 модулей (2^n-1, 2^n+1, 2^(n+1)-1, 2^(n+1)+1)|Теория по системе из 4-х модулей (2<sup>n</sup>-1, 2<sup>n</sup>+1, 2<sup>n+1</sup>-1, 2<sup>n+1</sup>+1)]] | ||
* [[Фильтр с конечной импульсной характеристикой]] | * [[Фильтр с конечной импульсной характеристикой]] | ||
Строка 83: | Строка 92: | ||
=== Алгоритмы === | === Алгоритмы === | ||
+ | * [[Метод инжектирования ошибок для оценки надежностных характеристик комбинационных схем]] | ||
* [[Нахождение обратного элемента по модулю]] | * [[Нахождение обратного элемента по модулю]] | ||
* [[Схема коррекции ошибок Rajendra S. Katti]] | * [[Схема коррекции ошибок Rajendra S. Katti]] | ||
− | * [[Метод умножения Шёнхаге — Штрассена]] | + | * [[Метод умножения Шёнхаге — Штрассена]] |
* [[Расчет следующего значения функции на базе квадратичной интерполяции]] | * [[Расчет следующего значения функции на базе квадратичной интерполяции]] | ||
Строка 94: | Строка 104: | ||
* [[(Prog) Расчет FIR-фильтра через ДПФ метод Overlap-Save|Расчет FIR-фильтра через ДПФ метод Overlap-Save]] | * [[(Prog) Расчет FIR-фильтра через ДПФ метод Overlap-Save|Расчет FIR-фильтра через ДПФ метод Overlap-Save]] | ||
* [[(Prog) Расчет FIR-фильтра через ДПФ над конечным полем|Расчет FIR-фильтра через ДПФ над конечным полем]] | * [[(Prog) Расчет FIR-фильтра через ДПФ над конечным полем|Расчет FIR-фильтра через ДПФ над конечным полем]] | ||
+ | * [[Программа для проверки представимости булевой функции линейным арифметическим полиномом (PHP)]] | ||
=== Разное === | === Разное === | ||
+ | * [[Система остаточных классов - введение|Учебник по СОК]] - подробное описание системы остаточных классов | ||
* [[Алгоритм Espresso]] - эффективный алгоритм для минимизации булевых функций | * [[Алгоритм Espresso]] - эффективный алгоритм для минимизации булевых функций | ||
* [[MIS: A multiple-level logic optimization system]] - система логического синтеза | * [[MIS: A multiple-level logic optimization system]] - система логического синтеза | ||
+ | * [[Запустить ModelSim из командной строки]] - руководство по запуску ModelSim без использования графического интерфейса | ||
* [[Введение в АЦП]] - описание видов аналого-цифровых преобразователей (двоичных) | * [[Введение в АЦП]] - описание видов аналого-цифровых преобразователей (двоичных) | ||
* [[Модулярное АЦП]] - описание различных архитектур АЦП и их сравнение | * [[Модулярное АЦП]] - описание различных архитектур АЦП и их сравнение | ||
* [[Специальные системы модулей]] - разные типы систем | * [[Специальные системы модулей]] - разные типы систем | ||
* [[Пример коррекции ошибки на базе системы остаточных классов]] | * [[Пример коррекции ошибки на базе системы остаточных классов]] | ||
+ | * [http://vscripts.ru/2015/temperature.php Клеточный автомат для моделирования температуры] | ||
+ | * [[Схемы ISCAS85]] | ||
* [[Полезная литература]] | * [[Полезная литература]] | ||
== Результаты исследований == | == Результаты исследований == | ||
+ | # 2015.11 - [[Простой прототип модулярного процессора с коррекцией сбоев]] | ||
+ | # 2014.07 - [[Исследование надежностных характеристик различных методов резервирования комбинационных схем с помощью метода инжектирования ошибок]] | ||
# 2013.11 - [[Результаты синтеза прямых преобразователей для простых модулей в пределах 8 бит]] | # 2013.11 - [[Результаты синтеза прямых преобразователей для простых модулей в пределах 8 бит]] | ||
# 2013.10 - [[Моделирование работы модулярного КИХ фильтра, исследование эффективности экстраполяционных методов для коррекции ошибок]] | # 2013.10 - [[Моделирование работы модулярного КИХ фильтра, исследование эффективности экстраполяционных методов для коррекции ошибок]] |